akey3000 发表于 2024-5-19 19:10:50

3.3V的LDO输出电压为3.7V一般是什么原因

rt,调整了滤波电容,也没啥效果

Himem 发表于 2024-5-19 19:16:44

本帖最后由 Himem 于 2024-5-19 19:20 编辑

空载吗 断开负载试过吗 看过波形吗 什么型号

t3486784401 发表于 2024-5-19 19:41:17

后级3.3V-IO接收5V高电平了

lb0857 发表于 2024-5-19 22:05:50

电源模块电路出问题,第一个想到就是把负载断开再检测,之后,连接假负载再次判断电路

z123 发表于 2024-5-19 22:27:19

割铜皮大法。。。。

akey3000 发表于 2024-5-20 06:23:36

空载试过,和接个1k的电阻也试过

thomascao 发表于 2024-5-20 08:07:40

是不是输出用了低内阻电容,而这LDO不支持低内阻电容,振荡了?用示波器看下输出。

mutoudonggua 发表于 2024-5-20 08:19:13

就没人怀疑LDO内部的采样电阻已经不是那个阻值了吗?

初音之恋 发表于 2024-5-20 08:46:58

有没有换过LDO

vtte 发表于 2024-5-20 08:52:23

万用表坏了😄

yuyu87 发表于 2024-5-20 08:52:35

大部分LDO都只会对外输出,不具备有灌电流功能,所以输出端有高于3.3V的情况时,LDO即使关断也没办法维持更低的电压,
页: [1]
查看完整版本: 3.3V的LDO输出电压为3.7V一般是什么原因