zhoujingyi666 发表于 2020-7-13 09:37:07

EP3C16F484 ddr2 quartus引脚分配编译到fitting这一步的时候,报错

用的是EP3C16F484,引脚分配是参考EP3C16 pin脚分配的文档

DQS用的PIN_B9,DM用的PIN_C7, DQ0~7是在其余标有DQ5T的引脚中分配的, DDR是1.8V供电的,电平标准选的1.8V
现在编译到fitting这一步的时候,报错: The DQ group with DQS pin has invalid dq group assignment.

请问是什么原因呢

Nuker 发表于 2020-7-13 10:26:39

C7明明是DM3T呀,难道我用的是假的Quartus?

armok. 发表于 2020-7-15 01:20:00

 【ddr2 quartus引脚分配不过】标题不合格。警告一次。这次我帮你修改了。
    发表主题帖子,标题必须充分说明帖子内容
     比如你要问AVR的ADC如何才能测量得比较准确,使用标题:“AVR的ADC如何消除干扰测量得比较准确?”。以下的标题不合格:
           不合格举例1:小女子冰天雪地裸体跪求解决方法
          不合格举例2:高手请出招,一个无法解决的AVR问题
          不合格举例3:一个困扰学习单片机初学者,惊动单片机开发者的难题 
          不合格举例4:AVR的ADC测量   (点评:问问题,或是有技术心得与大家分享?)

ocam-vesta 发表于 2020-7-16 17:58:26

DDR管脚相关的约束有没有全?新工程在第一次综合完成的时候要把tcl文件导进去
页: [1]
查看完整版本: EP3C16F484 ddr2 quartus引脚分配编译到fitting这一步的时候,报错