搜索
bottom↓
回复: 8

数字电路,2.5v由3.3v串个二管生成,可不可靠?

[复制链接]

出0入0汤圆

发表于 2017-7-9 08:36:25 来自手机 | 显示全部楼层 |阅读模式
用在fpga上的,涉及lvds差分通信的io要用2.5v,直接用3.3v串个二极管生成,会不会有隐患呢?

阿莫论坛20周年了!感谢大家的支持与爱护!!

月入3000的是反美的。收入3万是亲美的。收入30万是移民美国的。收入300万是取得绿卡后回国,教唆那些3000来反美的!

出0入0汤圆

发表于 2017-7-9 09:13:30 | 显示全部楼层
FPGA输出端试过用电阻分压就能用3.3V供电的IO,输入端没试过,估计3.3V的IO输入2.5V也能行.
串二极管将3.3V降为2.5V也应该可以.
输出端最好都串个电阻.

出0入442汤圆

发表于 2017-7-9 09:32:42 来自手机 | 显示全部楼层
用一个rt8059吧。

出0入0汤圆

发表于 2017-7-9 12:53:59 | 显示全部楼层
二极管压降可不 一定是0.7V

出0入0汤圆

发表于 2017-7-9 13:32:48 | 显示全部楼层
tl431         

出0入0汤圆

发表于 2017-7-9 14:59:12 | 显示全部楼层
最好不要这么省成本,LVDS通信是动态负载,不稳定。

出0入0汤圆

发表于 2017-7-9 15:01:51 | 显示全部楼层
温度变化,瞬间大电流,会不稳定的吧?

出0入8汤圆

发表于 2017-7-9 16:38:28 | 显示全部楼层
为何不直接把FPGA的IO口配制成2.5V?

出0入0汤圆

发表于 2017-7-12 16:03:15 | 显示全部楼层
二极管压降还和电流有关
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-4-24 06:33

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表