搜索
bottom↓
回复: 3

V7系列fpga对上电时序有严格要求吗?

[复制链接]

出0入8汤圆

发表于 2018-12-1 20:40:39 来自手机 | 显示全部楼层 |阅读模式
计划型号采用XC7VX690

阿莫论坛20周年了!感谢大家的支持与爱护!!

月入3000的是反美的。收入3万是亲美的。收入30万是移民美国的。收入300万是取得绿卡后回国,教唆那些3000来反美的!

出0入0汤圆

发表于 2018-12-1 21:20:57 | 显示全部楼层
本帖最后由 dr2001 于 2018-12-1 21:22 编辑

尽量满足手册要求,如果不满足,DataSheet也写了的:
# INT vs AUX不按顺序大体就是启动电流可能超过手册给出的参考值。
# INT/AUX vs VCCO不按顺序大体就是IOB的状态(HiZ/PU)不一定满足。
# AUX vs VCCO,如果VCCO是2.5/3.3V的话,可能引起IOB损坏,这个是必须满足的限制。

# Serdes看DS吧,印象中因为交流耦合,没很硬的要求,就是供电电流问题。

最简单的方案:
# 用少引脚数的MCU进行电源管理,这个还能有ADC监控电压。
# 用带EN/PG的DC/DC满足:上电EN/PG串起来;掉电用电源监控器直接关2.5V/3.3V的DC/DC并且最好带放电功能(DC/DC自带或者电阻+MOSFET)。

出0入8汤圆

 楼主| 发表于 2018-12-2 18:47:37 | 显示全部楼层
dr2001 发表于 2018-12-1 21:20
尽量满足手册要求,如果不满足,DataSheet也写了的:
# INT vs AUX不按顺序大体就是启动电流可能超过手册给 ...

计划用EN/PD去控制上电时序,下电处理以前没考虑过,影响大吗?

出0入0汤圆

发表于 2018-12-2 20:36:00 | 显示全部楼层
liwei_jlu 发表于 2018-12-2 18:47
计划用EN/PD去控制上电时序,下电处理以前没考虑过,影响大吗?


掉电最大的威胁是那个VCCO vs AUX的电压差,高压的VCCO一定要快下,关EN(有的DC/DC带放电功能),MOSFET加电阻,etc。

其次是掉电过程中的引脚状态,有的芯片异常脉冲可能有影响,比如PWM输出,这些可以和VCCO合并处理;多数情形没事儿。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-4-26 05:27

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表