|
看了介绍,由于没有指标,不知道这个东西模拟带宽是多少M?是否软件支持欠采样。貌似后期的FPGA应该是内嵌NIOS做UI+运算。没有看到DRAM是什么类型?不知道是否上了uCLINUX,GUI做的还是不错的,后期其实可以直接上DDR2.其实后端的FPGA可以考虑上CYCLONEIII,无论从价格和性能上都比2代要好,DRII 应该可以跑到533M左右的.后期你升级版本只需要调整对应的ADC以及前端模拟调理电路。后期上DSP辅助算法的话,在高速ADC上,NIOS一类的处理器速度上确实没有办法再胜任算法,单跑UI够了。所以DSP在后期高速ADC应该效果很明显。性价比上使用C672X浮点的够了,价格也便宜。至于看到你拆解的那个福禄克的示波表,那个东西我们之前也搞过一段时间。前端的ASIC其实可以买的到,不过后端的数据存储都是模拟存储记录技术,想磁带一样,这个东西感觉很牛。不过福禄克的示波表的前端调理还是可以借鉴的,毕竟带宽上了200M以上也非常不容易。而且以后量产调试起来也很麻烦。本人以前做过相关的设计,示波器和万用表,感谢一个学生能把这个东西做的这样已经非常不错了,不光是模拟还有软件算法。值得赞一个。想和你交个朋友,Q:29690452 现在ALTERA的NIOSII应该都支持MMU,按道理应该可以跑LINUX,可惜没有BSP,要是这个方面借助OS的话,UI以及类库会让你工作少很多很多。以上是鄙人一点看法。还请拍砖! |
阿莫论坛20周年了!感谢大家的支持与爱护!!
月入3000的是反美的。收入3万是亲美的。收入30万是移民美国的。收入300万是取得绿卡后回国,教唆那些3000来反美的!
|