搜索
bottom↓
回复: 7

ADC采样时钟的选择

[复制链接]

出0入0汤圆

发表于 2005-11-12 23:06:42 | 显示全部楼层 |阅读模式
ADC采样时钟

    在默认条件下,AVR的ADC逐次比较电路要达到最大精度,需要一个50k~200kHz的采样时钟。

    一次正常的AD转换过程需要13个采样时钟。因此假定ADC采样时钟为200Khz,那么最高的采样速率为200K/13=15.384K。

    因此根据采样定理,理论上被测模拟信号的最高频率为7.7K!

    尽管你可以设置ADC采样时钟到1M,但并不能提高ADC转换精度,反而会降低转换精度(受逐次比较硬件电路的限制)。因此AVR的ADC不能完成高速ADC的任务。

    如果所需的转换精度低于10位,那么采样时钟可以高于200kHz,以达到更高的采样频率。



ADC采样时钟的选择

    给出或估计被测模拟信号的最高频率fs,取采样频率大于4fs,再乘上13为ADC采样时钟频率,该频率应在50k~200kHz之间。

    如果大于200Khz,则ADC的10位精度不能保证。

    如果小于50Khz,则可选择50k~200kHz之间的数值。

阿莫论坛20周年了!感谢大家的支持与爱护!!

月入3000的是反美的。收入3万是亲美的。收入30万是移民美国的。收入300万是取得绿卡后回国,教唆那些3000来反美的!

出0入0汤圆

发表于 2005-11-13 00:24:49 | 显示全部楼层
受教育了.



在实战中确实和马老师教导的一致.

出0入0汤圆

发表于 2005-11-13 00:40:56 | 显示全部楼层
一般我取的采样频率为信号频率的10倍。。。。。。。

出0入0汤圆

发表于 2005-11-13 01:24:20 | 显示全部楼层
不错。不过实际AVR自带的ADC使用得机会较少,可惜了要是有十六位...

出0入0汤圆

发表于 2005-11-13 21:27:19 | 显示全部楼层
我一般取十几倍,目前还没有碰到上面所说的问题,谢谢马老师提醒

出0入0汤圆

发表于 2012-12-16 16:11:58 | 显示全部楼层
mark

出0入0汤圆

发表于 2013-10-7 11:02:49 | 显示全部楼层
马老师V5!!!

出0入0汤圆

发表于 2013-11-7 13:59:12 | 显示全部楼层
可以到这里看看 www.chipsea.com
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-4-26 17:59

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表