搜索
bottom↓
回复: 22
打印 上一主题 下一主题

开关电源后增加一级LDO,能够降低纹波吗?

[复制链接]

出0入22汤圆

跳转到指定楼层
1
发表于 2024-3-6 11:10:34 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
如题,一认为开关电源的输出纹波是比较大的,而系统要求纹波小,所以是不是通过这种方式能够降低纹波?

PS:
1.输入需要隔离,所以选择了隔离DC-DC
2.隔离DCDC输出后,看很多模块的规格书都说纹波在50-100mV
3.后面增加一级LDO,比如ADP7118,标称噪声11uV

结果能得到噪声低于1mV的电源鬼吗?

阿莫论坛20周年了!感谢大家的支持与爱护!!

月入3000的是反美的。收入3万是亲美的。收入30万是移民美国的。收入300万是取得绿卡后回国,教唆那些3000来反美的!

出0入300汤圆

2
发表于 2024-3-6 11:11:53 来自手机 | 只看该作者
只能说稍好一点吧

出0入32汤圆

3
发表于 2024-3-6 11:12:18 | 只看该作者
我一般都是DCDC+LDO的应用。

出0入1209汤圆

4
发表于 2024-3-6 11:23:01 | 只看该作者
看LDO的PSSR参数呀,普通的LDO意义不大,有高PSSR的LDO上去还是有效的,另外还要看DC/DC的噪声范围。

出100入312汤圆

5
发表于 2024-3-6 11:23:38 来自手机 | 只看该作者
可以,特别是一些时钟锁相环的应用,效果明显

出100入18汤圆

6
发表于 2024-3-6 11:24:48 | 只看该作者
简单结论,就是能。

出105入79汤圆

7
发表于 2024-3-6 11:53:31 | 只看该作者
用示波器看过几款设计,LDO后的电源纹波好了很多很多。

出0入0汤圆

8
发表于 2024-3-6 12:59:52 来自手机 | 只看该作者
这个要看DCDC的开关频率,以及后级LDO的PSRR曲线的,好一点的LDO,PSRR有50多db,DCDC的开关频率最好落在LDO PSRR最高的频点附近!

出0入84汤圆

9
发表于 2024-3-6 13:06:36 | 只看该作者
单独LDO不行, 得加上LC

出0入26汤圆

10
发表于 2024-3-6 13:13:45 | 只看该作者
理论来说可以降低些。但对于一些共模的干扰引起的纹波没啥办法。输出直接加一级共模电感,效果往往比加LDO更大。

出0入45汤圆

11
发表于 2024-3-6 14:13:06 | 只看该作者
本帖最后由 myiccdream 于 2024-3-6 14:24 编辑

仔细观测的话LDO的PSRR 是针对K级别的噪声。
根据我的试验.DCDC+LC滤波+LDO 才是最好的。中间的LC滤波不能省
而且最好是DCDC的地+与LC滤波的地要与其他的地隔离

出3670入191汤圆

12
发表于 2024-3-6 14:29:42 | 只看该作者
myiccdream 发表于 2024-3-6 14:13
仔细观测的话LDO的PSRR 是针对K级别的噪声。
根据我的试验.DCDC+LC滤波+LDO 才是最好的。中间的LC滤波不能 ...
(引用自11楼)

请问怎么隔离呢?也是用0欧电阻单点相连这样?

出30入42汤圆

13
发表于 2024-3-6 14:30:33 | 只看该作者
DCDC输出通常都需要LC滤波,这个时候加一级LDO,效果显著。如果想省却LC滤波,那还是别这么干了。

出3670入191汤圆

14
发表于 2024-3-6 15:16:37 | 只看该作者
现学了一下,发上来供有需要的人参考。

《Using the Filters with the DC/DC Step-Down Converter》
https://www.ti.com/lit/an/slvafe0/slvafe0.pdf

在DC/DC输出后面增加LC滤波电路的计算,需要依据以下3个参数:
(1)输出电压波幅要求。这里假定输出3.3V,限定波动在5%以内。
(2)负载电流变化大小。这里假定为1A。
(3)LC低通滤波电路的截至频率。这里我们人为设定为79KHz。

首先计算此时的输出阻抗要求:
Z=ΔVout/ΔI=3.3*0.05/1=0.165Ω

然后,我们根据电感和电容的阻抗计算公式(电感Z=2πfL,电容Z=1/(2πfC))分别计算合适的电感量和电容量:

L=Z/(2πf)=0.165/2/3.14/79000*1000000000=333nH
C=1/(2πfZ)=1/(2*3.14*79000*0.165)*1000000=12uF

故该LC滤波电路可以用330nH的电感和12uF的电容组成。

拓扑如下(来自上面的appnote):

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

出0入0汤圆

15
发表于 2024-3-6 15:57:52 | 只看该作者
低于1mV的噪声,这很低了吧

出0入45汤圆

16
发表于 2024-3-6 16:05:52 | 只看该作者
Rabbitoose 发表于 2024-3-6 15:16
现学了一下,发上来供有需要的人参考。

《Using the Filters with the DC/DC Step-Down Converter》
(引用自14楼)

它那个是理论,就是你空间有限的情况下最小应该加多少。
我们一般是作死的加,而且是加几级,最后根据调试看怎么砍

出0入22汤圆

17
发表于 2024-3-6 17:23:19 | 只看该作者
以前我也是这样搞的,LDO前面加LC 后面也加,如果要求高 每个不同器件的供电都加LC,避免串扰。

出0入25汤圆

18
发表于 2024-3-6 17:27:35 | 只看该作者
lixin91985 发表于 2024-3-6 17:23
以前我也是这样搞的,LDO前面加LC 后面也加,如果要求高 每个不同器件的供电都加LC,避免串扰。 ...
(引用自17楼)

一般做法 。  ic 顶多 加一个  10 欧姆的  0603 电阻 就算不错了

出1310入193汤圆

19
发表于 2024-3-6 19:21:16 来自手机 | 只看该作者
4l答案认同

出0入4汤圆

20
发表于 2024-3-6 19:28:26 | 只看该作者
线性稳压器有个PSRR参数,一般对高频纹波抑制能力不强

出0入37汤圆

21
发表于 2024-3-25 15:54:00 | 只看该作者
boyiee 发表于 2024-3-6 13:06
单独LDO不行, 得加上LC
(引用自9楼)

直接LC行吗,就是dcdc然后LC低通行不行

出0入0汤圆

22
发表于 2024-3-26 16:42:17 | 只看该作者
应该跟你的LDO有关,不一定能降

出20入128汤圆

23
发表于 2024-3-26 17:57:32 | 只看该作者
Rabbitoose 发表于 2024-3-6 14:29
请问怎么隔离呢?也是用0欧电阻单点相连这样?
(引用自12楼)

0R隔离地,做静电测试,很容易死掉啊。。。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-4-28 01:14

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表