搜索
bottom↓
回复: 5

请教,关于CPLD上电的问题

[复制链接]

出0入0汤圆

发表于 2009-5-12 08:43:50 | 显示全部楼层 |阅读模式
小弟初学CPLD,最近用EPM7512AE,发现一个问题,就是上电后,所有定义过的I/O口输出都是高电平,而我想避免这种情况,也就是希望上电后输出低电平,请教高手赐教.听说在Quartus里是可以设定的,有人知道在哪设定么?

阿莫论坛20周年了!感谢大家的支持与爱护!!

一只鸟敢站在脆弱的枝条上歇脚,它依仗的不是枝条不会断,而是自己有翅膀,会飞。

出0入0汤圆

发表于 2009-5-12 22:39:41 | 显示全部楼层
定义过的引脚应该是你定义的值吧。。。
我只知道软件里面可以设置没用到的引脚为接地或者高阻什么的

出0入0汤圆

 楼主| 发表于 2009-5-14 08:59:21 | 显示全部楼层
那个没定义的引脚设定我是知道的,可以设定多种状态,而我定义的引脚不是我自己设定输出值的,它根据外来激励做出反应,输出高或者低,但是在初一上电,外来激励还没有到达的情况下,定义引脚全为高电平,对我与之外接的外围电路造成影响,所以我想上电后输出低电平。有办法么?继续求教,谢谢。

出0入0汤圆

发表于 2009-5-14 17:39:35 | 显示全部楼层
加 rst_n 复位信号. 上电复位时设定初始值.


always @(posedge clk or negedge rst_n)
begin
   if(!rst_n)
   begin
       //初始值
   end
   else
   begin
        //正常处理
   end
end

出0入0汤圆

发表于 2009-5-14 17:56:04 | 显示全部楼层
To LZ
如果是组合逻辑,那输入引脚就需要有默认电平,悬空的,没有上拉的输入是什么电平?恩。
如果是时序逻辑,描述里给一个异步复位,一般可以综合出来默认上电电平。

出0入0汤圆

 楼主| 发表于 2009-5-15 09:09:22 | 显示全部楼层
谢谢三楼,四楼的指点。
我这个是组合逻辑,有一个初始化清0的步骤,而这个步骤的控制输入引脚也是上拉的。但是,因为我的电源是通过DC-DC模块过来的,有比较多的滤波去耦电容,所以上电过程比较慢,导致在一个瞬间里还是有高电平出现。是不是需要修改外围电路,才能避免这个情况出现。小弟新手上路,经验不足,请多指教。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-5-16 01:22

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表