搜索
bottom↓
回复: 3

在FPGA中怎样实现数字信号的叠加?

[复制链接]

出0入0汤圆

发表于 2009-11-15 19:07:45 | 显示全部楼层 |阅读模式
我有两路数字信号,到达FPGA的io口输入,需要对这两路信号的叠加?也就是对两路信号的合并,提取其公共特性,不知道在FPGA里怎样实现?
那位可大侠点拨一下?如果与一下,不一样的究竟取0好还是取1好?

出0入0汤圆

发表于 2009-11-15 21:10:26 | 显示全部楼层
不知道你的系统是时序的,还是其它的??————异或门——就满足你的要求——太简单了???

你的“公共特征”实在是范围太宽广,,只有你自己做设计,才能了解。。别人是帮不上多少的!!

出0入0汤圆

 楼主| 发表于 2009-11-15 21:29:30 | 显示全部楼层
谢谢!是时序的!系统是否需要增加一组32位的同步计数器(后端采用32位DSP),进行同步采集,例外由于是实时采集,如果我收集了多路这样的信号,由于大量的数据不停的进来,怎样做记号区分?要不要再缓存后再汇集?还是直接输出给DSP进行FTT变化就可以呢?

出0入0汤圆

 楼主| 发表于 2009-11-16 12:56:11 | 显示全部楼层
caosix 大侠:
能不能再点拨下后面的问题?
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-5-3 14:44

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表