搜索
bottom↓
回复: 3

Xilinx FPGA 配置程序 回读 的问题……

[复制链接]

出0入0汤圆

发表于 2010-2-23 14:12:59 | 显示全部楼层 |阅读模式
现在使用xilinx fpga (3S系列的),老是感觉配置后的芯片功能不像程序设计中的那样,感觉在配置过程中数据产生了变化,想将芯片内部数据回读,具体看看是否有变化,请问如何才能回读配置数据,在此先谢谢了……
1、Xilinx 的如何回读,不同系列的芯片是不是都能回读,使用方法一致否?
2、Altera 的如何回读,不同系列的芯片是不是都能回读,使用方法一致否?

阿莫论坛20周年了!感谢大家的支持与爱护!!

一只鸟敢站在脆弱的枝条上歇脚,它依仗的不是枝条不会断,而是自己有翅膀,会飞。

出0入0汤圆

发表于 2010-3-4 00:39:04 | 显示全部楼层
1、Xilinx 的如何回读,不同系列的芯片是不是都能回读,使用方法一致否?
请用ChipScope可以通过Jtag探内部信号
2、Altera 的如何回读,不同系列的芯片是不是都能回读,使用方法一致否?
请用SignalTap可以通过Jtag探内部信号

出0入0汤圆

发表于 2010-3-4 02:44:47 | 显示全部楼层
LS你可能没理解LZ的意思。他觉得配置进去的比特流,变了。

我倒是觉得LZ你不必怀疑这个问题,配置流进去的时候,都带着CRC的,不会错。也不会动态改变(除非故障了或者干扰了)。如果你觉得FPGA的表现和仿真不一样的话,那就对了。这就是硬件。

出0入0汤圆

发表于 2010-3-4 08:53:43 | 显示全部楼层
支持2楼的论点。

FPGA的Bit Stream自带校验,如果有问题配置会失败。Xilinx读回数据从Impact完成,不过好像需要在产生Bit文件的时候进行设置。具体的我没干过,但是有类似的选项。

硬件和软件仿真必然有差异,这是正常的。不行带时序后仿看。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-5-29 16:05

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表