搜索
bottom↓
回复: 42

FPGA/SOPC入门级实验指导书(DE2-70) v2.90;南京大学计算机系整理改编

[复制链接]

出0入0汤圆

发表于 2010-9-28 15:52:15 | 显示全部楼层 |阅读模式
今天查资料,检索到的,发到这里,大家看看。
点击此处下载 ourdev_586272LKUL3V.pdf(文件大小:7.56M) (原文件名:DE2-70实验指导书20091116+第2.90版+正式打印版.pdf)

--------------------------------------------------------
目   录

第 1章  DE2-70 开发板驱动安装 ______________________________________1
1.1 DE2-70 介绍_______________________________________________________________1
1.2 USB-Blaster 的驱动安装_____________________________________________________2
1.3 USB-Blaster 驱动之疑难解答_________________________________________________9
1.4 DE2-70 引脚分配的一般性指导_______________________________________________9
1.5 DE2-70 实验板基本输入输出引脚信号_________________________________________9
第 2章  实验一  3-8 译码器实验 _____________________________________11
2.1 建立Quartus 工程_________________________________________________________11
2.2 使用 Verilog HDL完成硬件设计_____________________________________________15
2.3 替换练习 ________________________________________________________________22
第 3章  实验二  十进制计数器实验___________________________________23
3.1 建立工程并完成硬件描述设计 ______________________________________________23
3.2 电路仿真 ________________________________________________________________30
3.3 逻辑分析仪 SignalTap II 的使用 _____________________________________________40
第 4章  实验三   灯光控制实验 ______________________________________46
4.1 建立Quartus 工程_________________________________________________________46
4.2 使用符号框图描述完成硬件描述设计 ________________________________________46
4.3 电路仿真 ________________________________________________________________53
第 5章  实验四   移位寄存器实验 ____________________________________57
5.1 建立Quartus 工程_________________________________________________________57
5.2 使用 MegaFunction+符号框图描述完成硬件描述设计 ___________________________57
5.3 使用Verilog 语言完成硬件描述设计 _________________________________________68
第 6章  实验五  LCD显示实验______________________________________71
6.1 建立 Quartus工程 ________________________________________________________71
6.2 建立SOPC系统 __________________________________________________________71
6.3 用 Verilog 语言完成顶层实体 _______________________________________________75
6.4 Nios软件设计 ____________________________________________________________77
6.5 添加间隔定时器 __________________________________________________________81
第 7章  实验六   跑马灯实验 ________________________________________83
7.1 建立Quartus 工程_________________________________________________________83
7.2 建立SOPC系统 __________________________________________________________83
7.3 用符号框图完成顶层实体 __________________________________________________88
7.4 软件设计 ________________________________________________________________89
第 8章  实验七  C2H 编译器实验 ____________________________________94
8.1 建立Quartus 工程_________________________________________________________94
8.2 建立SOPC系统 __________________________________________________________94
8.3 如何用 Verilog 语言完成顶层实体 ___________________________________________95
8.4 软件设计 ________________________________________________________________96
8.5 C2H编译器 ______________________________________________________________98
第 9章  实验八  上电自动加载软硬件程序 ____________________________101
9.1 建立Quartus 工程________________________________________________________101
9.2 建立SOPC系统 _________________________________________________________101
9.3 完成顶层实体 ___________________________________________________________102
9.4 软件设计 _______________________________________________________________104
9.5 软件固化 _______________________________________________________________105
9.6 FPGA配置固化__________________________________________________________106
第 10章   实验九  SDRAM 读写测试实验_____________________________108
10.1  建立Quartus工程_______________________________________________________108
10.2  建立 SOPC系统 ________________________________________________________108
10.3  完成顶层实体 __________________________________________________________113
10.4  软件设计 ______________________________________________________________116
第 11 章   基于 NIOS 的 μC/OS-II 实验________________________________119
11.0 实验简介 ______________________________________________________________119
11.1 使用Quartus II 建立一个新工程 ___________________________________________120
11.2 使用SOPC Builder 建立 SOPC系统________________________________________124
11.3 向 SOPC添加锁相环 PLL ________________________________________________125
11.4 向 SOPC添加NIOS II CPU _______________________________________________132
11.5 向 SOPC添加三态桥和 SSRAM ___________________________________________134
11.6 向 SOPC添加Flash _____________________________________________________134
11.7 向 SOPC添加SDRAM___________________________________________________136
11.8 向 SOPC添加UART和 Timer_____________________________________________137
11.9 向 SOPC添加System ID _________________________________________________139
11.10 向 SOPC添加字符 LCD_________________________________________________139
11.11  生成NIOS SOPC_______________________________________________________144
11.12  建立顶层模块(Top Module)____________________________________________145
11.13  设定所有未使用引脚为三态输入引脚 _____________________________________145
11.14  引脚分配 _____________________________________________________________147
11.15  设定nCEO的属性为Use as regular I/O ____________________________________149
11.16  开发基于 Nios II软核处理器的软件_______________________________________150
11.17  测试硬件设计是否成功 _________________________________________________153
11.18  设定所有未使用引脚为三态输入引脚 _____________________________________156
11.19  编写μC/OS-II的多任务控制程序_________________________________________156
11.20  替换练习 _____________________________________________________________160
11.21  如何运行一个现存的 Nios+UCOS-II 应用程序 ______________________________162
第 12章  VHDL 语言实验项目 12 例 _________________________________166
12.1  VHDL标准逻辑位实验 _________________________________________________166
12.2  8-3 编码器实验________________________________________________________167
12.3  3-8 译码器74LS138 实验________________________________________________171
12.4   两个4位数比较器实验 _________________________________________________172
12.5   七段 LED数码管显示实验 ______________________________________________174
12.6   时钟上沿属性实验 _____________________________________________________178
12.7   简单D触发器_________________________________________________________180
12.8   具有异步复位和置位功能D 触发器_______________________________________181
12.9   具有同步复位和置位功能D 触发器_______________________________________182
12.10  VDHL 语言实现的计数器 ______________________________________________183
12.11   简单分频器 __________________________________________________________184
12.12  8255芯片工作方式0 的VHDL 语言描述 _________________________________185
12.13  完整的 8255 芯片VHDL语言描述_______________________________________190
第 13章   原理图输入实验项目 3例 __________________________________192
13.1 模 100同步计数器 ______________________________________________________192
13.2  锁存器74373___________________________________________________________198
13.3  四位串入串出移位寄存器 ________________________________________________199
附录 1  JTAG模式配置 FPGA_______________________________________202
附录 2  DE2-70 入门级实验操作索引_________________________________204
附录 3  FPGA/NIOS 常见文件格式说明_______________________________206
附录 4  参考图书和文献____________________________________________207
后记 _____________________________________________________________208

阿莫论坛20周年了!感谢大家的支持与爱护!!

一只鸟敢站在脆弱的枝条上歇脚,它依仗的不是枝条不会断,而是自己有翅膀,会飞。

出0入0汤圆

发表于 2010-9-28 15:56:22 | 显示全部楼层

出0入0汤圆

发表于 2010-9-28 16:44:58 | 显示全部楼层
顶起……

出0入0汤圆

发表于 2010-9-28 16:57:42 | 显示全部楼层
mark

出0入0汤圆

发表于 2010-9-28 23:41:41 | 显示全部楼层
mark!

出0入0汤圆

发表于 2010-9-28 23:59:52 | 显示全部楼层
感谢楼主分享

出0入0汤圆

发表于 2010-9-29 08:14:46 | 显示全部楼层
mark

出0入0汤圆

发表于 2010-9-29 10:05:52 | 显示全部楼层
mark

出0入0汤圆

发表于 2010-9-29 14:59:40 | 显示全部楼层
感谢yuphone .COM 提供资料。

出0入0汤圆

发表于 2010-9-29 15:16:54 | 显示全部楼层
好东西  收下了

出0入0汤圆

发表于 2010-10-1 19:10:42 | 显示全部楼层
mark

出0入0汤圆

发表于 2010-10-3 10:03:39 | 显示全部楼层
mark

出0入0汤圆

发表于 2010-10-4 09:36:25 | 显示全部楼层
.com的资料含金量一向比较高,谢谢了!

出0入16汤圆

发表于 2010-10-10 10:08:31 | 显示全部楼层
正好需要。谢谢LZ

出0入0汤圆

发表于 2010-10-10 11:12:15 | 显示全部楼层
感谢啊,每次都有好东西

出0入0汤圆

发表于 2010-10-10 21:41:21 | 显示全部楼层
好像只能在线看啊 不能下载啊

出0入0汤圆

发表于 2010-11-1 20:21:15 | 显示全部楼层
ding 啊,学习啊,交流驾驭

出0入0汤圆

发表于 2010-11-1 20:36:43 | 显示全部楼层
mark

出0入0汤圆

发表于 2010-11-1 20:57:32 | 显示全部楼层
mark!~

出0入0汤圆

发表于 2010-11-1 22:33:20 | 显示全部楼层
正想学FPGA呢,这板子还能买得到吗

出0入0汤圆

发表于 2010-11-2 20:10:32 | 显示全部楼层
不知道能不能学会,先谢谢了!

出0入0汤圆

发表于 2010-11-3 10:38:01 | 显示全部楼层
mark

出0入0汤圆

发表于 2010-11-24 11:18:58 | 显示全部楼层
mark

出0入0汤圆

发表于 2010-12-2 13:47:24 | 显示全部楼层
great! thanks a lot!

出0入0汤圆

发表于 2010-12-2 15:56:04 | 显示全部楼层
mark!

出0入0汤圆

发表于 2010-12-3 09:24:56 | 显示全部楼层
mark

出0入0汤圆

发表于 2010-12-3 10:34:40 | 显示全部楼层
ding

出0入0汤圆

发表于 2011-4-12 21:59:56 | 显示全部楼层
顶啊

出0入0汤圆

发表于 2011-5-5 18:47:55 | 显示全部楼层
mark

出0入0汤圆

发表于 2011-5-10 16:08:27 | 显示全部楼层
好东西  收下了

出0入0汤圆

发表于 2011-9-7 16:35:06 | 显示全部楼层
顶起

出0入0汤圆

发表于 2011-11-19 17:15:31 | 显示全部楼层
mark

出0入0汤圆

发表于 2011-11-19 20:35:02 | 显示全部楼层
mark

出0入0汤圆

发表于 2011-12-4 16:18:45 | 显示全部楼层
多谢啦,好资料,mark了

出0入0汤圆

发表于 2011-12-22 21:28:48 | 显示全部楼层
顶起

出0入0汤圆

发表于 2011-12-22 22:44:35 | 显示全部楼层

出0入0汤圆

发表于 2011-12-30 19:36:41 | 显示全部楼层

出0入0汤圆

发表于 2012-1-1 21:50:55 | 显示全部楼层
mark

出0入0汤圆

发表于 2012-1-1 22:58:33 | 显示全部楼层
mark

出0入0汤圆

发表于 2013-3-14 23:52:55 | 显示全部楼层
搜索看见mark

出0入0汤圆

发表于 2016-1-11 20:00:53 | 显示全部楼层
感谢楼主的分享!好资源 写的也很详细,谢谢!
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-5-13 11:39

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表