搜索
bottom↓
回复: 27

有没有做过fpga+usb phy的同学?

[复制链接]

出0入0汤圆

发表于 2011-7-29 08:28:50 | 显示全部楼层 |阅读模式
最近对usb很感兴趣,有没有tx做过fpga +usb phy的架构?一般usb phy选用哪款芯片?

出0入0汤圆

发表于 2011-7-29 08:53:48 | 显示全部楼层
cy7c68013

出0入0汤圆

 楼主| 发表于 2011-7-29 12:52:51 | 显示全部楼层
cy7c68013 不是usb phy芯片

出0入0汤圆

发表于 2011-7-31 10:21:30 | 显示全部楼层
回复【2楼】study_yu  
cy7c68013 不是usb phy芯片
-----------------------------------------------------------------------
你所指的PHY要实现什么功能?

出0入0汤圆

发表于 2011-7-31 17:24:21 | 显示全部楼层
CY7C68013确实不能算作是USB phy芯片。

CY7C68013是USB接口的单片机,是带有一定“智能”的,已经对USB接口做了很多处理。

USB的PHY芯片,2.0的用过PCI接口的,但是现在已经很少有人再用了。

我认为用FPGA+ USB phy并不是一个很好的主意,硬件简单,软件上非常复杂。所以很少看到有人这样做的。

出0入0汤圆

发表于 2011-7-31 19:42:48 | 显示全部楼层
FPGA 直接连接两个差分线上,直接解码。你要用串并转换,转换数据就可以了。需要内部锁相环,时钟恢复。得到数据的。

出0入0汤圆

发表于 2011-7-31 21:06:26 | 显示全部楼层
smsc

出0入0汤圆

发表于 2011-7-31 21:06:31 | 显示全部楼层
你可以看看MCU模拟USB的

出0入0汤圆

发表于 2011-7-31 21:19:56 | 显示全部楼层
5楼和7楼说的方式,应该可以实现USB1.1,见过这样做产品的。

出0入0汤圆

发表于 2011-8-1 10:28:02 | 显示全部楼层
最近也在做USB的好像不加USB芯片时序很复杂,MARK,求大神解答

出0入0汤圆

发表于 2011-8-1 12:48:08 | 显示全部楼层
m

出0入0汤圆

发表于 2011-8-18 17:37:23 | 显示全部楼层
usb3500?

出0入20汤圆

发表于 2011-8-18 18:17:34 | 显示全部楼层
USB3320比较常用.

出0入0汤圆

发表于 2011-8-18 18:45:12 | 显示全部楼层
回复【楼主位】study_yu
-----------------------------------------------------------------------

本人不才恰好做过  QQ号359076514

出0入0汤圆

发表于 2011-8-24 15:58:45 | 显示全部楼层
CY7C68000 我研究过opencore上的那个USB
可共同学习交流 QQ83404726

出0入0汤圆

 楼主| 发表于 2011-8-24 16:28:06 | 显示全部楼层
主要参考opencores那个usb IP core?1.1还是2.0? 1.1版本的有host和slave,2.0只有slave
另外,这些代码可以综合吗?

出0入0汤圆

发表于 2011-8-24 16:41:40 | 显示全部楼层
我做2.0 device 在FPGA上综合过

出0入0汤圆

 楼主| 发表于 2011-8-24 22:28:12 | 显示全部楼层
ls用的是opencores的核?

出0入0汤圆

发表于 2011-9-27 17:37:44 | 显示全部楼层
smsc usb3450

出0入0汤圆

 楼主| 发表于 2011-9-28 13:19:58 | 显示全部楼层
准备用usb3300,主从都支持。
不明白的问题:他和usb3320有什么区别?

出0入0汤圆

发表于 2011-10-9 18:20:32 | 显示全部楼层
本人做过FPGA+usb phy,phy芯片使用SMSC3320   提供xilinx USB的SOPC工程全部完整源码,此设计已成功应用在产品上,USB核以网表形式提供 另外也有nandflash控制器、SDRAM控制器提供 有意者联系18210199784

出0入0汤圆

发表于 2011-10-13 11:58:10 | 显示全部楼层
做过全速,PHY用PDIUSBP11A

出0入0汤圆

发表于 2011-11-4 12:07:44 | 显示全部楼层
本人做过fpga+usb phy,phy芯片使用smsc3320   提供xilinx usb的sopc工程全部完整源码,此设计已成功应用在产品上,usb核以网表形式提供 另外也有nandflash控制器、sdram控制器提供 有意者联系18210199784
-----------------------------------------------------------------------

又有新的好东西了,UTMI-ULPI桥接IP核,使UTMI接口的USB核兼容ULPI接口的PHY芯片,已板上验证,绝对没问题

出0入0汤圆

发表于 2011-11-5 09:22:03 | 显示全部楼层
PDIUSBD12  应该算一个吧 以前好多开发板用 ZLG的也用过

出0入0汤圆

发表于 2011-11-9 17:53:32 | 显示全部楼层
XILINX官方就有USB 的IP核。

出0入25汤圆

发表于 2021-11-12 10:47:10 | 显示全部楼层

我来挖坟了

按照作者的描述,,对于 LS/FS USB,可以不用专门的 PHY,直接用 FPGA 的引脚作为 USB D+/D-,,而且作者说他用多种 FPGA 测试过



https://github.com/ultraembedded/core_usb_fs_phy

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

出20入25汤圆

发表于 2021-11-13 08:29:43 来自手机 | 显示全部楼层
XIVN1987 发表于 2021-11-12 10:47
我来挖坟了

按照作者的描述,,对于 LS/FS USB,可以不用专门的 PHY,直接用 FPGA 的引脚作为 US ...

实验成功了麻烦说一下
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-5-3 04:18

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表