搜索
bottom↓
回复: 14

请教 FPGA的一个时钟输入管脚 可以驱动 两个 PLL吧?

[复制链接]

出0入0汤圆

发表于 2014-7-3 01:22:36 | 显示全部楼层 |阅读模式
请教 FPGA的一个时钟输入管脚 可以驱动 两个 PLL吧?

阿莫论坛20周年了!感谢大家的支持与爱护!!

月入3000的是反美的。收入3万是亲美的。收入30万是移民美国的。收入300万是取得绿卡后回国,教唆那些3000来反美的!

出0入0汤圆

发表于 2014-7-3 02:13:40 | 显示全部楼层
我印象里面好像最多可以驱动5个。

出0入0汤圆

发表于 2014-7-3 03:27:54 | 显示全部楼层
必须可以

出0入442汤圆

发表于 2014-7-3 08:00:06 来自手机 | 显示全部楼层
cmos2345 发表于 2014-7-3 03:27 必须可以

可以个头,你用源同步试试,保证你不能正常工作。

出0入0汤圆

 楼主| 发表于 2014-7-3 08:05:36 | 显示全部楼层
请教楼上,所定义的 源同步 是什么意思 ?
一个输入时钟 接到 两个pll上,然后将 个输入时钟 当作同源时钟吗 ?

出0入0汤圆

发表于 2014-7-3 11:11:44 | 显示全部楼层
不可以的

出0入0汤圆

 楼主| 发表于 2014-7-3 14:52:02 | 显示全部楼层
哦,哪位能 有权威资料 ?
可以还是不可以呢 ?如果不要求 源同步

出0入0汤圆

发表于 2014-7-3 17:42:00 来自手机 | 显示全部楼层
那个时钟输入引脚是不是接晶振,是的话肯定可以驱动内部的2个pll

出0入0汤圆

发表于 2014-7-3 17:45:46 | 显示全部楼层
你设计一个这样的工程,编译一下就知道可不可以了!

出0入0汤圆

发表于 2014-7-6 22:02:09 | 显示全部楼层
以cyclone3为例,我记得手册上说可以的喔,不过延迟会大些。哎,看手册吧

出0入22汤圆

发表于 2014-7-6 23:26:19 来自手机 | 显示全部楼层
编译过不了,要提示错误,暂时没得到解决办法而且,相邻的时钟输入到不同的pll也是不允许的

出10入12汤圆

发表于 2018-11-4 17:48:16 | 显示全部楼层
肯定啊!!!!!!!不然哪有那么多输入!!!!11

出0入0汤圆

发表于 2018-11-4 18:09:22 来自手机 | 显示全部楼层
同一个时钟驱动两个锁相环是实现什么需求呢?是一个锁相环的输出时钟信号数目不够吗?可以通过锁相环级联来做啊

出10入12汤圆

发表于 2018-11-12 17:41:58 | 显示全部楼层
肯定可以啊 !!!

出10入12汤圆

发表于 2018-11-16 13:45:32 | 显示全部楼层
你想驱动多少个都可以
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-4-27 08:19

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表