搜索
bottom↓
回复: 3

DDS ip核产生sin与cos,输出到DAC这个过程是怎样的

[复制链接]

出0入0汤圆

发表于 2020-10-12 11:26:15 | 显示全部楼层 |阅读模式
DDS ip核产生sin与cos,输出到DAC这个过程是怎样的(即产生sin与cos数据分别赋值给i,q数据,后面是怎么处理的,以ad9361为例)
除此之外有没有相关文档细说FPGA与ADC或者DAC怎么实现的例子

出0入0汤圆

发表于 2020-10-15 10:01:16 | 显示全部楼层
一般来说,注意时钟同步和位宽匹配就行

出0入0汤圆

发表于 2020-10-19 15:47:48 | 显示全部楼层
对照AD9361手册进行配置:1)SPI接口:通过AD9361的SPI接口对AD9361进行初始化配置,难点在于初始化寄存器,而初始化寄存器可以通过ADI的寄存器配置软件生成。  2)数据接口:接口形式为LVDS和COMS,难点在于速率较高的情况下,需要加合适的约束或者调解AD9361的时延调整寄存器0x06和0x07。

出0入34汤圆

发表于 2020-10-25 13:23:36 | 显示全部楼层
我约在 2002 年有搞过,在 Xilinx 的 Spartan-2E 与 3 上就用 IP Core 直接接到外部的 DAC,其输出后还必须要加个设计之最高频率的低通截止 LC 滤波器。
其他的感觉貌似都不难,但当时的 IDE 环境在赛扬 1GHz 的 CPU 跑一次就要五分多钟!除此之外就这颗 L 与 C 也搞了好久,是蛮耽误时间的哈~
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-5-2 06:07

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表