搜索
bottom↓
回复: 6

xilinx FPGA接收1.8V LVDS信号,假设要用片内TERM电阻,那BANK电压用1.8还是2.5?

[复制链接]

出0入91汤圆

发表于 2021-3-4 10:30:53 | 显示全部楼层 |阅读模式
本帖最后由 ackyee 于 2021-3-4 11:00 编辑

如题,XILINX FPGA 只有2.5V lvds 才可以用内部终端电阻
现在SENSOR过来的差分信号是 1.8V的, 那我如果要用内部终端电阻,是应该用1.8V 的BANK 电压,然后 约束里用LVDS2.5 还是说 BANK电压直接用2.5V ?

谢谢指教

阿莫论坛20周年了!感谢大家的支持与爱护!!

一只鸟敢站在脆弱的枝条上歇脚,它依仗的不是枝条不会断,而是自己有翅膀,会飞。

出0入442汤圆

发表于 2021-3-4 11:08:42 来自手机 | 显示全部楼层
lvds可以接任意电压,输入是高阻的,你接1.8也能强行指定lvds25,此时term电阻阻值不确定,一般会稍大(不太建议这么用,特定条件下可能会烧fpga)。

出0入91汤圆

 楼主| 发表于 2021-3-4 11:15:31 | 显示全部楼层
wye11083 发表于 2021-3-4 11:08
lvds可以接任意电压,输入是高阻的,你接1.8也能强行指定lvds25,此时term电阻阻值不确定,一般会稍大(不 ...

那保守点的方案 还是用2.5V 的bank 电压去接收 LVDS 信号对吧?    之前外部终端电阻的方案可行,现在改板子 没空间了 需要删除外部终端电阻了

出0入0汤圆

发表于 2021-3-4 12:04:53 | 显示全部楼层
只能用2.5v的bank

出0入25汤圆

发表于 2021-3-4 13:58:50 | 显示全部楼层
官方有详细的说明



本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?注册

x

出0入91汤圆

 楼主| 发表于 2021-3-4 14:22:43 | 显示全部楼层
本帖最后由 ackyee 于 2021-3-4 14:23 编辑
yanghengxu 发表于 2021-3-4 13:58
官方有详细的说明


有一点没看懂 图中的红色部分 VCCO 应该是属于BANK 的供电电压对吧

之前kintex 上测试 HR 1.8v 好像并不能开启内部的 终端电阻

出0入25汤圆

发表于 2021-3-4 18:36:44 | 显示全部楼层
ackyee 发表于 2021-3-4 14:22
有一点没看懂 图中的红色部分 VCCO 应该是属于BANK 的供电电压对吧

之前kintex 上测试 HR 1.8v 好像并不 ...

HR Bank只有VCCO == 2.5V的时候才能用内部DIFF_TERM

HR Bank 输出或者双向时,必须VCCO == 2.5V才能用LVDS_25。
HR Bank 输入时,1)VCCO == 2.5V,可以用内部DIFF_TERM;2)VCCO != 2.5V,必须用外部DIFF_TERM。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-5-17 14:13

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表