搜索
bottom↓
回复: 2

FPGA 我的几句话的程序都有问题,希望高手帮忙解决

[复制链接]

出0入0汤圆

发表于 2010-4-7 11:04:47 | 显示全部楼层 |阅读模式
module motor (clk,up,down,g);
input        clk,up,down;
output        g;
reg[2:0] g;

initial
begin
        g <= 1;
end

always @ (posedge clk)
begin
        if (up == 1'b1)
        g <= g + 1;
        else if (down == 1'b1)
        g <= g - 1;
        else if(up == 1'b0&down == 1'b0)
        g <= g;
end
endmodule

(原文件名:未命名.jpg)

为什么g是011了呢,我是希望他是010的

阿莫论坛20周年了!感谢大家的支持与爱护!!

一只鸟敢站在脆弱的枝条上歇脚,它依仗的不是枝条不会断,而是自己有翅膀,会飞。

出0入0汤圆

发表于 2010-4-7 15:52:40 | 显示全部楼层
if (up == 1'b1)
g <= g + 1;
else if (down == 1'b1)
g <= g - 1;
else if(up == 1'b0&down == 1'b0)
g <= g;

有些问题!!

else if(up == 1'b0&down == 1'b0)
g <= g;

不可能起作用

综合的时候出问题了

出0入0汤圆

发表于 2010-4-7 21:23:31 | 显示全部楼层
楼主你好,

initial 语句是不可以综合的,一般只用于仿真。你不能用在这里,即使用也是无效果的。

那么按照逻辑,寄存器g[2:0]上电应该是一个未知值。

实际上电可能会是0。因为某些FPGA或者CPLD有上电寄存器自清零的功能选择项。
以下
“else if(up == 1'b0&down == 1'b0)  
   g <= g;  ”
这一句你的意思是保持原值。其实可以不写,因为它是时序的寄存器逻辑。
回帖提示: 反政府言论将被立即封锁ID 在按“提交”前,请自问一下:我这样表达会给举报吗,会给自己惹麻烦吗? 另外:尽量不要使用Mark、顶等没有意义的回复。不得大量使用大字体和彩色字。【本论坛不允许直接上传手机拍摄图片,浪费大家下载带宽和论坛服务器空间,请压缩后(图片小于1兆)才上传。压缩方法可以在微信里面发给自己(不要勾选“原图),然后下载,就能得到压缩后的图片】。另外,手机版只能上传图片,要上传附件需要切换到电脑版(不需要使用电脑,手机上切换到电脑版就行,页面底部)。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

手机版|Archiver|amobbs.com 阿莫电子技术论坛 ( 粤ICP备2022115958号, 版权所有:东莞阿莫电子贸易商行 创办于2004年 (公安交互式论坛备案:44190002001997 ) )

GMT+8, 2024-5-17 11:34

© Since 2004 www.amobbs.com, 原www.ourdev.cn, 原www.ouravr.com

快速回复 返回顶部 返回列表